一种DSP与PCI总线的接口设计

嵌入式系统 时间:2011-08-25来源:网络
DSP向RAM写数据→DSP通过FLAG发出握手请求到CPLD→CPLD向PCI9054的USERi发出中断信号→PCI9054查询到中断→PCI9054或RAM数据。时序如图3所示。

  

  CPLD的程序如下:

  Library IEEE;

  Use IEEE.STD_LOGIC_1164.all;

  Use IEEE.STD_LOGIC_unsigned.all;

  Use IEEE.std_logic_arith.all;

  ENTITY PCI IS

  PORT(

  ADS:IN STD_LOGIC;

  LCLK:IN STD_LOGI

  C;

  LWR:IN STD_LOGIC;

  LHOLD:IN STD_LOGIC;

  LHOLDA:OUT STD_LOGIC;

  READY:OUT STD_LOGIC;

  OE:OUT STD_LOGIC;

  RW:OUT STD_LOGIC);

  END PCI;

  ARCHITECTURE PCI_arch OF PCI IS

  SIGNAL signal_0:STD_LOGIC;

  BEGIN

  PROCESS(LCLK)

  BEGIN

  IF LCLK'EVENT AND LCLK='1'THEN

  IF LHOLD='1'THEN

  IF ADS='0'THEN

  Signal_0='1';

  ELSIF ADS='1'THEN

  Signal_0='0';

  END IF;

  END IF;

  END IF;

  IF LCLK'EVENT AND LCLK='1'THEN

  IF LHOLD='1'THEN

  IF LWR='0'THEN

  OE='0';

  RW='1';

  ELSIF LWR='1'THEN

  OE='1';

  RW='0';

  END IF;

  END IF;    END IF;

  IF LCLK'EVENT AND LCLK='0'THEN

  IF LHOLD='1'THEN

  IF signal_0='1'THEN

  READY='0';

  ELSIF signal_0='0'THEN

  READY='1';

  END IF;

  END IF;

  END IF;

  END PROCESS;

  PROCESS(LCLK,LHOLD)

  BEGIN

  IF LCLK'EVENT AND LCLK='0'THEN

  IF LHOLD='1'THEN

  LHOLDA='1';

  ELSIF LHOLD='0'THEN

  LHOLDA='0';

  END IF;

  END IF;

  END PROCESS;

  END PCI_arch;

  5 结束语

  本文介绍的DSP与PCI总线的接 接方案灵活简单,减小了布板的复杂度,简化了PCI总线要求的时序,缩短了开发周期。采用该方案设计的数据处理系统工作稳定,已应用在低频信号检测领域中。

1 2

关键词: 接口 设计 总线 PCI DSP 一种

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章

查看电脑版