针对高速串行接口设计的高效时钟解决方案

电源与新能源 时间:2013-07-14来源:网络
使用一块板的话应该产生更低的抖动结果。

针对高速串行接口设计的高效时钟解决方案
图4:抖动测试结果。

针对高速串行接口设计的高效时钟解决方案
表1

ispClock 5406D的配置存储在片上非易失性存储器中,可通过JTAG接口进行再编程。器件上的许多功能还可以通过I2C接口进行“即时”修改。基于ispClock 5406D的系统的可编程特性支持许多附加功能,包括:TH和TCO时序裕度测量,有助于设计稳定性的测试;使用发送和接收通道间独立的偏移时钟的裕度测试,提高了可制造性;在数据有效窗口的中心进行准确的时钟对齐,增强了系统的可靠性。

1 2

关键词: 高速串行接口 时钟 SERDES接口

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章

查看电脑版