PSoC3和PSoC5:可编程嵌入式SoC的新时代

嵌入式系统   作者:王莹 李健 《电子产品世界》编辑 时间:2009-10-10来源:电子产品世界

  处理器架构的提升

  基于8051处理器的PSoC 3架构运算速度最高可达33 MIPS(如图1);而PSoC 5架构则囊括了一个32位 ARM Cortex-M3处理器,运算速度最高可达100 DMIPS。因提供了宽泛的0.5~5.5V的电压范围和低至200nA的休眠电流,这两种架构均可满足极低功耗应用的要求。PSoC 3和PSoC 5提供了从8位到32位架构、具有引脚和API兼容性的无缝可编程设计平台,而且拥有可编程通路,允许任何模拟或数字信号分配到任何通用I/O,从而简化了电路板布局。这一功能可以将LCD节段显示和CapSense信号引至任何GPIO引脚。

  PSoC 3可编程精确模拟子系统

  ● Delta-Sigma ADC精度可达20位;

  ● 12位 SAR ADC的采样率高达1Msps;

  ● 在工业温度和电压范围内,参考电压精确度可达±0.1%;

  ● 最多4个8位精度、8Msps的DAC;1~50倍PGA;具有25mA驱动能力的通用运放;最多4个响应时间为30ns的比较器;

  ● 类似DSP的数字滤波,可用于仪器仪表和医学信号处理;

  ● PSoC Creator软件中预先配置好的大型模拟外设库;

  ● 所有器件均支持CapSense功能。

1 2 3 4 5

关键词: Cypress PSoC MCU CapSense 200910

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章

查看电脑版