七位并行串行码转换电路原理

  作者:dolphin 时间:2012-07-26

  如图所示,IC(555)和R:、RPl、C1组成无租态多谐振荡器,产生f=1.44/(R1十RPl)Cl的脉冲,作为时钟加至IC2和IC3-2的CL端。IC3是双D触发器74LS74,加进的启动脉冲使IC3-1的Q变为低电平,使IC2移位寄存器的LD也为低电平,将并行码D.~D6寄存在其内的寄存器Q.~Q6.随着IC1的移人时钟,将寄存的码依次移人Q7,并移出IC3-2的输出端Q。

七位并行串行码转换电路

关键词: 七位 并行 串行 转换 原理

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关电路